在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5394|回复: 5

[讨论] 关于DLL(延时锁相环)的simulink建模

[复制链接]
发表于 2011-7-14 14:07:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想请教一下各位大侠,如何来对压控的延时线部分进行建模呢?我在尝试用variable transport delay来实现,可是却搞不定。郁闷呐!我的想法是用transport delay来模拟压控延时线的初始延时,再用variable transport delay来实现压控可调的延时部分,这两个模块输出的波形都有很大的斜坡,不知道如何消除,或者如何设置避免斜坡,因为我的输入基准时钟都是没有斜坡的理想边沿。请各位大侠不吝赐教!3ks!
 楼主| 发表于 2011-7-14 14:08:35 | 显示全部楼层
自己给自己顶一个,避免沉了!
发表于 2013-9-25 19:27:45 | 显示全部楼层



您好,想请教您下:DLL的滤波电容是不是比PLL的滤波电容要大很多?因为我看了一个DLL的文章说如果要降低抖动,电荷泵的充放电要小,而滤波电容要很大(看一篇文章是95pf)?而DLL中的三个抖动,周期到周期的抖动,RMS抖动,pk-pk抖动这三个用spectre如何仿真?怎么看结果?谢谢了。。
发表于 2015-4-6 16:50:24 | 显示全部楼层
自己给自己顶一个
发表于 2022-3-8 20:18:41 | 显示全部楼层
顶一下,避免沉了
发表于 2022-7-1 16:37:28 | 显示全部楼层


kechaoli 发表于 2013-9-25 19:27
您好,想请教您下:DLL的滤波电容是不是比PLL的滤波电容要大很多?因为我看了一个DLL的文章说如果要降低 ...


您好,请问是哪篇文章呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 02:42 , Processed in 0.024196 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表