在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14579|回复: 36

[原创] 后端面试--每日一题(051)

[复制链接]
发表于 2011-7-10 09:44:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Why double width (multiple vias) and double spacing are used related to clock?
为什么时钟走线使用double width和double space?

难度:3
发表于 2011-7-10 14:43:06 | 显示全部楼层
主要是corsstalk
发表于 2011-7-10 22:57:30 | 显示全部楼层
减小电阻以减小时钟latency
减小电容以降低crosstalk
发表于 2011-7-11 09:05:45 | 显示全部楼层
CLock Net是主要的干扰源,增加他与其他Signal Net的Space可以减少因为耦合引起的Cross talk。
Double Width,(multiple vias)减小了电阻---》减小Delay。提高EM能力,提高可靠性。
 楼主| 发表于 2011-7-11 09:10:54 | 显示全部楼层
4楼正确
需要强调一点,double width之后,EM能力提高,可以使用更大驱动的clkbuf和更大的fanout,从而减小时钟树的level
发表于 2011-7-11 09:20:36 | 显示全部楼层
书上讲为什么是double space而不是tri space或其他倍:
当space小于等于两倍时,coupling capacitance随着space的增大显著降低;当space大于两倍时,coupling capacitance随着space的增加并不显著的降低,而且又占据了较多的routing resource,使routing复杂化。
所以综合来看一般是double space。
 楼主| 发表于 2011-7-11 09:22:41 | 显示全部楼层
对,其实1.5倍space就可以去掉很大部分的x-talk
发表于 2011-7-11 10:54:17 | 显示全部楼层
谢谢各位 学习了
发表于 2011-7-12 16:43:58 | 显示全部楼层
学习了!!!
发表于 2011-7-12 16:54:10 | 显示全部楼层
学习了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 15:08 , Processed in 0.020615 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表