在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: chenchenbeyond

[求助] Bandgap中偏置电路的环路增益计算及稳定性的疑问

[复制链接]
发表于 2011-6-16 10:40:56 | 显示全部楼层


回复 3# chenchenbeyond


我是觉得,op2中M1和M2是开关管,导通的话,OP2就是简单的差分放大器了。
不知道这样理解对不对。
 楼主| 发表于 2011-6-16 18:31:10 | 显示全部楼层
回复 11# helianalog


    OP2的增益问题已搞定,那两个开关管在深线性区,通过调节尺寸可以调节它们的rds。把他看成带源级负反馈下面的电阻。。
    这样调rds就能把运放的增益降到需要的值。

    我同样还有疑问,就是这个环路的建立时间怎么算?
    Vout(t)=Vstep(1-e^(-wt))
    我这里按电流反馈来算,怎么去从建立时间来推他的GBW?
    谢谢!
发表于 2011-12-3 20:18:09 | 显示全部楼层
thank
发表于 2012-7-12 14:12:32 | 显示全部楼层
mark,学习中
发表于 2012-8-19 10:12:45 | 显示全部楼层
太高深了,学习
发表于 2014-12-5 11:11:20 | 显示全部楼层
我主要针对的是工艺偏差,而失调是芯片内部不对称不匹配引起
我指的工艺偏差是指大批量产时,芯片于芯片间的离散程度
主要是因为
(1)同一个wafer上不同位置的die
(2)同一批次中不同wafer上die
(3)不同批次中的die
工艺稳定会影响bandgap的初始精度
这方面主要关系到器件参数
(1)电阻绝对值的精度 约+/- 20%
(2)pn结电压等
这些其实受工艺决定,比如doping density ,the depth of difussion,
doping profile 等
发表于 2014-12-15 14:08:27 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-15 01:30 , Processed in 0.024102 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表