在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2355|回复: 6

[求助] 请问关于FPGA锁相环开关对电源的影响

[复制链接]
发表于 2011-6-11 20:19:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近用FPGA实现了一个解调器,由于需要低功耗,用FPGA的PLL输出时钟给dsp,并可以开关时钟。但是当每次时钟关断的时候解调器会出现误码,会不会PLL影响到了电源呢?或者还是其他的关系? 谢谢……
发表于 2011-6-11 21:16:50 | 显示全部楼层
怀疑的话就测测看吧
发表于 2011-6-11 22:28:09 | 显示全部楼层
不知道你关断时钟是怎么做的,个人觉得还是需要一些握手机制以确保DSP方工作正确及稳定性
发表于 2011-6-12 10:34:33 | 显示全部楼层
时钟一般不会影响电源的
开关电源有可能会影响到时钟,尤其是开关电源。
楼主的问题应该不是PLL影响到了电源
 楼主| 发表于 2011-6-12 13:02:04 | 显示全部楼层
回复 2# jackertja


    已经改了一些地方,只能FPGA的PLL提供的时钟还是由PLL提供,但是不会关断了。只是把需要关断的FPGA输出时钟使用逻辑产生,并用逻辑关断,结果就没有影响了!只是还是不理解FPGA的PLL对外输出的开关为什么会有这种影响。
 楼主| 发表于 2011-6-12 13:04:24 | 显示全部楼层
回复 3# hjc1108eda


    输出时钟的开关是在PLL与IO之间加了一个时钟Buffer IP核,那个可以控制开关。
发表于 2011-6-13 10:08:32 | 显示全部楼层
回复 5# wanyug


    这才是问题的关键,记住在设计中千万不要开关时钟,会有很大风险。如果想降低功耗,就增加门控时钟单元,外部切断时钟。
    再说原因:PLL在从起振到稳定的这段时间内,时钟输出是不稳定的,不能使用,而你每次打开PLL时都会经历起振到稳定的过程,这应该就是出现误解调的主因。PLL输出端口有一个“locked”信号,这个信号我以前都做内部复位使用,PLL在起振到稳定的过程中该信号保持低电平,此时复位全部逻辑就不会有问题了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 14:57 , Processed in 0.028665 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表