在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4128|回复: 2

[求助] 如何消除DAC输出信号中的尖刺波形?

[复制链接]
发表于 2011-5-11 13:07:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现况:我用的是电容按比例缩放DAC,用两个传输门构成双向开关(每个电容与两个传输门的输出端相连),当输入信号为高电平时,电容与Vref相连,当输入为低电平时,电容与地相连。在仿真时出现了一个比较奇怪的现象:当输入信号从000~111顺序变化时的输出波形,与输入信号从111~000顺序变化时的输出波形有很大的差别,请问大侠这是什么原因?
   当我把DAC加入到ADC中时,本来100对应的应该是2.5V(我的Vref=5V),但实际输出却是0V,然后通过检查Cadence的仿真波形时,发现DAC的输出波形,在011-100之间的尖刺很大,几乎已经下降到了0V,所以猜想问题可能就出现在这个尖刺上,请问大侠又没什么方法能够有效的消除这个尖刺呢?
发表于 2011-6-11 17:51:55 | 显示全部楼层
这个问题就是现阶段dac的弊端,很难解决.
 楼主| 发表于 2011-9-3 22:20:04 | 显示全部楼层
呵呵,好久没上论坛了,不过还是很谢谢你~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 12:40 , Processed in 0.015851 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表