在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: goodsilicon

[求助] 65nm 管子的gate leakage对运放设计影响严重吗?

[复制链接]
发表于 2011-3-31 09:40:13 | 显示全部楼层
回复 10# goodsilicon


   对,我一直认为你说的是drain leakage了,犯糊涂了,没做过这么小工艺的真惭愧,胡言乱语一通。
发表于 2011-3-31 23:36:24 | 显示全部楼层
回复 9# muyu0786


    把面积做很大是可以保证,但是既然这样何必用65nm呢,用l大的不就好了,也不容易有leakage。

First gate leakage is not related to L but W*L and VGS.

Second, mismatch is related to area not L. For given W/L, if the area is already large enough with minimum L and you are not aiming for large rds, it makes no sense to use non-minimum L, unless considering noise factor.
发表于 2011-4-1 09:08:50 | 显示全部楼层




   我知道你说的,但如果为了得到好的mismatch用最小的L,而一味的增加w那么会使管子进入亚阈值区,这不好吧!
 楼主| 发表于 2011-4-1 09:15:12 | 显示全部楼层


我知道你说的,但如果为了得到好的mismatch用最小的L,而一味的增加w那么会使管子进入亚阈值区,这 ...
muyu0786 发表于 2011-4-1 09:08




    好了,不争论了。analog design是case by case的,泛泛谈没有多大意义。
发表于 2011-4-1 09:22:53 | 显示全部楼层
呵呵,是啊。stop
发表于 2011-5-8 19:41:19 | 显示全部楼层
“我的意思是gate leakage,和最小尺寸关系不大。”这个是对了,先进的工艺加工更精细,L不设计为最小尺寸可以很大的减小沟道长度调制问题,但是小尺寸的工艺栅极氧化层厚度小,gate leakage会大
发表于 2011-5-9 16:14:47 | 显示全部楼层
跟mos周圍環境有關
最好保持一致
发表于 2011-7-23 05:51:31 | 显示全部楼层
thanks....
发表于 2013-9-10 14:34:38 | 显示全部楼层
会有影响,特别是2级运放,仿真时你会看到单独仿真第一级的增益和结合第二级后看第一级的增益(都是DCgain)会有比较明显的不同,特别是第一级输出部分电流较小的时候以及第二级输入管较大的时候。另外运放的输出负载如果接较大的thin oxide mos作为负载的话(比如好几个pF甚至10几pF)会对增益有很大的影响。我现在做的PLL里面仿真其中用于CP的运放就发现这个问题,用1.2Vmos做输出负载让增益降低了差不多20dB。所以还是需要注意,不行的话有些地方用thick oxide mos来避免(比如上面说的负载)。我目前了解的就这么多,第一次使用65nm
发表于 2013-9-11 16:52:13 | 显示全部楼层
回复 19# parkerzz1989


    gate leakage current 不是看仿真的。你仿真的差异来自于thin oxide和thick oxide引起的负载电容的差异。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 06:52 , Processed in 0.020793 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表