在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3343|回复: 10

[求助] 关于IO频率的限制

[复制链接]
发表于 2011-3-7 12:37:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位一个问题。
现在做的模块有模拟数字两部分,数字模块不大,但是需要一个200MHz的时钟,如果直接外接时钟,IO能够承受这么大的频率么?还是需要特别设计的IO?采用的工艺是 global foundry 0.18um。
发表于 2011-3-7 13:06:27 | 显示全部楼层
应该可以的,去查查library的手册
 楼主| 发表于 2011-3-7 16:38:50 | 显示全部楼层
回复 2# goodsilicon
 楼主| 发表于 2011-3-7 16:41:14 | 显示全部楼层
回复 2# goodsilicon


    谢谢你的回复
          你指的是看IO库么?
发表于 2011-3-7 17:24:43 | 显示全部楼层
发表于 2011-3-9 10:44:58 | 显示全部楼层
200MHz,  是一般IO的最大频率了,而且loading的电容不能太大,否则会影响function的
 楼主| 发表于 2011-3-11 12:59:51 | 显示全部楼层
回复 6# tiancai2008


    谢谢,那一般哪个因素决定这个最大频率限制,I/O,bonding的寄生,还是PCB
发表于 2011-3-11 13:17:11 | 显示全部楼层
200M这么高的频率要小心了,寄生电容和寄生电感引起的问题都比较严重了。
发表于 2011-3-11 23:24:40 | 显示全部楼层
200M,马马虎虎吧,时钟抖动会很严重。
发表于 2011-3-12 09:41:17 | 显示全部楼层
寄生电容和电感。。。看standard IO的layout就可以看出来
面积灰常大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 17:35 , Processed in 0.024548 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表