|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
Altera_FPGA+DDR2调试故障:
1、FPGA各个供电电源3.3v,2.5v,1.8v,0.9v正常,下载点灯程序能正常工作。
2、用DDR2_IP例化测试程序,该程序在骏龙开发板上能顺利初始化和读写DDR2,但是该程序下载到自己设计的开发板发现mem_clk[1:0]没有输出时钟,但是mem_cke正确一直为高,pll_locked正确一直为高,Signal_Tap采集PLL输出的时钟,均正常。但是到DDR2插槽上的mem_clk差分信号一直为低,什么原因?希望达人帮忙给个思路。感激不尽!
3、单独写一个测试程序,输出125Mhz的差分时钟,电平属性different_SSTL_1.8V,给mem_clk[1:0],用示波器能抓到,证明管脚没有短接,物理连接通。
4、我们自己设计的板子mem_clk[1:0]为差分信号,但是没有接端接电阻,主要是Altera原厂板子也没有接,是不是我们自己的板子阻抗匹配没有原厂的好???迷惑中啊,什么原因啊?
希望达人帮忙!在下感激不尽啊! |
|