在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4330|回复: 6

[求助] Altera_FPGA+DDR2板卡调试故障求救:

[复制链接]
发表于 2011-3-2 16:31:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Altera_FPGA+DDR2调试故障:
1、FPGA各个供电电源3.3v,2.5v,1.8v,0.9v正常,下载点灯程序能正常工作。
2、用DDR2_IP例化测试程序,该程序在骏龙开发板上能顺利初始化和读写DDR2,但是该程序下载到自己设计的开发板发现mem_clk[1:0]没有输出时钟,但是mem_cke正确一直为高,pll_locked正确一直为高,Signal_Tap采集PLL输出的时钟,均正常。但是到DDR2插槽上的mem_clk差分信号一直为低,什么原因?希望达人帮忙给个思路。感激不尽!
3、单独写一个测试程序,输出125Mhz的差分时钟,电平属性different_SSTL_1.8V,给mem_clk[1:0],用示波器能抓到,证明管脚没有短接,物理连接通。
4、我们自己设计的板子mem_clk[1:0]为差分信号,但是没有接端接电阻,主要是Altera原厂板子也没有接,是不是我们自己的板子阻抗匹配没有原厂的好???迷惑中啊,什么原因啊?

希望达人帮忙!在下感激不尽啊!
发表于 2011-3-2 19:15:21 | 显示全部楼层
还没调通SDRAM的路过。
发表于 2011-3-3 10:49:03 | 显示全部楼层
我虽然不懂,看上去很高深,顶一下,呵呵,慢慢调试,别着急哦!
发表于 2011-3-3 12:09:45 | 显示全部楼层
你是使用ALTMEMPHY的IP作为你的PHY的么?
 楼主| 发表于 2011-3-3 16:03:23 | 显示全部楼层
今天调通了mem_clk[1:0]时钟出来了,主要是我们自己设计的板卡和原厂的板子阻抗匹配不一致,修改软件减小输出阻抗,就行了,但是local_initial_done还是拉高,初始化没有成功,继续调试!
发表于 2011-3-4 14:15:27 | 显示全部楼层
楼主是整个ddr controller都用的ALtera IP,还是只用ALtera的PHY IP?
发表于 2011-4-14 09:12:17 | 显示全部楼层
楼主调通没有?分享一下经验,我也在调这个!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 17:31 , Processed in 0.032870 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表