在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3887|回复: 2

[原创] 如何将接收到的ASCII码转化为单精度浮点数(FPGA VHDL)

[复制链接]
发表于 2011-3-2 10:49:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
我现在要在FPGA里进行一些运算,会用到浮点数。而通过串口接收到的数据是ASCII码表示的。
比如串口接收到的是12125.1963(X“31 32 31 32 35 2E 31 39 36 33”):表示经度为121度25.1963分。
想要转为32位的单精度浮点表示(std_logic_vector(31 downto 0)),这个浮点数是多少度,所以应该先将25.1963除以60,再加上121。
不知道问题说清楚了没。请大侠们指教!谢谢!
 楼主| 发表于 2011-3-2 10:58:52 | 显示全部楼层
考虑到大家的精力有限,工作繁忙,故,只求思路。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-3-4 10:39:52 | 显示全部楼层
在Modelsim上仿真通过了,但烧到板子上没得到预期结果,想请问大虾们,这是怎么回事呢?是因为用到浮点核的原因吗?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 19:47 , Processed in 0.020051 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表