在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4936|回复: 11

[求助] 如何降低FPGA芯片的功耗?

[复制链接]
发表于 2011-2-15 11:58:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,各位大侠有什么好的经验和意见?
发表于 2011-2-15 12:55:00 | 显示全部楼层
时钟频率,不工作的模块要关闭等等,是需要考虑的因素,不能一直使能。
发表于 2011-2-15 14:51:40 | 显示全部楼层
用更小的FPGA。。。
发表于 2011-2-15 17:17:00 | 显示全部楼层
目前常見的方法就是Clock gating
在cell不做動作時將其輸入clock關掉
因為clock網路的消耗功率可能佔掉一般IC功耗的百分之50-70
目前clock gating的方法大多可在EDA tool操作時加上設定來實現
发表于 2011-2-16 05:57:43 | 显示全部楼层
尽量减少跳沿的出现,比如时钟
发表于 2011-2-16 09:58:39 | 显示全部楼层
同意4楼的观点
发表于 2011-2-16 10:30:05 | 显示全部楼层
低端FPGA通常做不了门控。
高端的通常不需要考虑功耗。
发表于 2011-2-16 12:14:56 | 显示全部楼层
功耗和时钟及工作内核电压的平方成正比。
在FPGA中应该考虑动态功耗和静态功耗。
发表于 2011-2-16 12:49:16 | 显示全部楼层
学习了,节能降耗是趋势
发表于 2011-2-16 17:04:05 | 显示全部楼层
Freq/2 , Parallel*2
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 09:20 , Processed in 0.030887 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表