在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4486|回复: 5

[资料] Cadence Verilog使用参考手册

[复制链接]
发表于 2011-1-18 22:28:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Cadence 使用参考手册( h! g- N, m2 u/ C
邓海飞% I! S2 k1 [7 m: R# ?8 |
微电子学研究所设计室, v4 G( O  Q2 |$ V
3 h! `1 M0 U4 \5 T; T0 z6 C
目录
概述...................................................................................1
1.1 Cadence概述...............................................................................1' n6 t) O  m& d1 b' G
1.2 ASIC设计流程............................................................................1$ s0 ^2 f' R) `' B9 {& r
第一章 Cadence 使用基础...............................................54 }$ D. l; z3 }- _% J, |  i4 V
2.1 Cadence 软件的环境设置...........................................................5
2.2 Cadence软件的启动方法..........................................................105 A+ B( W- i+ G8 ]& [$ i
2.3库文件的管理............................................................................12
2.4文件格式的转化........................................................................13
2.5 怎样使用在线帮助...................................................................13
2.6 本手册的组成...........................................................................14# u  ]4 o# d$ y4 x
第二章 Verilog-XL 的介绍.............................................158 n0 v% w2 H# X  m* K- M% n
3. 1 环境设置.................................................................................15
3.2 Verilog-XL的启动.....................................................................15' ?; x6 U: K' F- P4 t$ b7 `
3.3 Verilog-XL的界面..................................................................17
3.4 Verilog-XL的使用示例.............................................................18
3.5 Verilog-XL的有关帮助文件......................................................19/ X! U9 |9 P  S* Y  x
第四章电路图设计及电路模拟.......................................215 i$ `  V# [1 p- F) O! [" ~" ?
4.1 电路图设计工具Composer.......................................................21
4.1.1 设置.................................................................................21
4.1.2 启动.................................................................................22
4.1.3 用户界面及使用方法.......................................................22' p( L! b/ U7 t& |9 \) G$ O' v+ U
4.1.4 使用示例.........................................................................24
4.1.5 相关在线帮助文档...........................................................24
4.2 电路模拟工具Analog Artist......................................................24
4.2.1 设置.................................................................................24
4.2.2 启动.................................................................................25" M1 D4 E! T& g7 W. C/ t
4.2.3 用户界面及使用方法.......................................................25
4.2.5 相关在线帮助文档...........................................................25( n' K/ x( }$ r
第五章自动布局布线......................................................27
5.1 Cadence中的自动布局布线流程...............................................27
5.2 用AutoAbgen进行自动布局布线库设计..................................28
第六章版图设计及其验证..............................................30
6.1 版图设计大师Virtuoso Layout Editor.......................................30% X2 h6 Q# `7 Q+ ?+ }
6.1.1 设置.................................................................................30' D7 b8 @- q- A+ k
6.1.2 启动.................................................................................30* x) B+ e" N5 {$ \7 w: _
6.1.3 用户界面及使用方法.......................................................312 y5 i& u4 W' B) A" |; P8 [
6.1.4 使用示例.........................................................................31
6.1.5 相关在线帮助文档...........................................................32
6.2 版图验证工具Dracula..............................................................32) Q, Z( h. {" E$ V4 f
6.2.1 Dracula使用介绍..............................................................32
6.2.2 相关在线帮助文档...........................................................33
第七章 skill语言程序设计...............................................34
7.1 skill语言概述...........................................................................34
7.2 skill语言的基本语法................................................................34
7.3 Skill语言的编程环境................................................................34
7.4面向工具的skill语言编程........................................................351 |& d# p# Z7 W5 x9 f
附录1 技术文件及显示文件示例.....................................60# z9 }& y# e! B, e# `: h) Z$ e
附录2 Verilog-XL实例文件.............................................728 D8 K) z  ?( [7 i' v3 d
1.Test_memory.v.....................................................................729 n& b/ v+ I. P8 s4 z; T
2.SRAM256X8.v.....................................................................73
3.ram_sy1s_8052.....................................................................792 l# R  P- I" J' q8 \- _" s: \: p
4.TSMC库文件......................................................................843 W% C8 ~. n3 @0 ~
附录3 Dracula 命令文件................................................3595 k8 z6 d1 w' r: b9
Cadence Verilog使用参考手册.pdf
发表于 2011-1-18 22:49:52 | 显示全部楼层
thanks
发表于 2011-1-19 09:25:15 | 显示全部楼层
谢谢啊
发表于 2011-1-19 14:17:35 | 显示全部楼层
看看。。。。。。。
发表于 2011-1-19 17:23:20 | 显示全部楼层
it's very cool!
发表于 2011-11-18 13:54:31 | 显示全部楼层
thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 02:32 , Processed in 0.025446 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表