在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: lewdster7497

[求助] 关于folded-cascode + gain boost的问题

[复制链接]
发表于 2012-4-9 14:12:31 | 显示全部楼层
回复 10# fymok


    学习中。
发表于 2013-9-16 22:06:57 | 显示全部楼层
没有bias电路时仿真,vbias应该给的都是固定值吧。事实上bias电压随corner不同而不同,只要所有device工作在saturation region,则对增益的影响有限。
建议增加bias电路一起仿真,检查管子工作状态。
发表于 2015-6-8 23:12:23 | 显示全部楼层
学习下
发表于 2017-9-9 09:05:10 | 显示全部楼层
回复 6# fuyibin
请问整个电路size选的标准是什么呢?Vov?
发表于 2017-9-11 14:12:07 | 显示全部楼层



需要比较高一点的层次来考虑这个问题
(1)考虑整个IP或者模块的电源电压是多少,PVT是什么样子,比如VDD=1V+/-10%, 那么worst case 就是VDD=0.9V
(2)考虑在这种电源电压下,电路结构是什么样子的,或者说能做到什么样子,系统上的trade-off,来决定输出摆幅,就如ADC设计中full scale电压越大,信噪比越好,但是在VDD=0.9V时,cascode结构headroom非常紧张。
(3)选好电路结构,确定输出摆幅,计划好headroom,就开始具体电路设计。
(4)cascode opamp的电路是镜像于cascode bias 电路,那么就从cascode bias电路开始做,每一层transistor分配多少vds,vdsat都是通过bias电路来确定,再仔细选取L值和电流值来确定cascode的频率特性。此外还要考虑一些如offset,power之类的问题
(5)cascode opamp的取值就根据bias 电路来取值就大功告成啦,最后跑个仿真验证一下自己的设计即可
其实对于一个设计来说,应该用更多时间来考虑前几个问题,具体的电路实现就可以跟简单,少走弯路
发表于 2024-3-31 10:50:27 | 显示全部楼层
好帖,学习了
发表于 2024-8-20 09:59:06 | 显示全部楼层
学习
发表于 2024-9-3 14:30:06 | 显示全部楼层


zhangfuquan 发表于 2010-11-25 14:22
(⊙o⊙)…。。。好久不做这种子模块了。。。。gain boost 注意设计思路,bias搞定,确定输出摆幅,完了主运 ...


兄台,开关共模反馈的等效电容咋算呐
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 21:13 , Processed in 0.019906 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表