在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3284|回复: 6

[求助] 在脉冲RD的上升沿将内存的数据读到芯片的数据端口DOUT,怎样实现?

[复制链接]
发表于 2010-11-15 20:40:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
可以让这个脉冲信号直接做clock使用吗?? 例如下面这样写:
always @(posedge RD )
  DOUT_EN==1'b1;
产生一个enable 信号,

综合时要对这个RD create clock 吗??
发表于 2010-11-16 08:21:21 | 显示全部楼层
如果这么做的话,需要的。
不过最好是在系统时钟域中产生。(~RD_d)&RD获得上升沿,其有效时,产生enable.
发表于 2010-11-16 08:42:32 | 显示全部楼层
最好不用“always @(posedge RD )”这样的形式,ls的做法比较好
发表于 2010-11-16 09:18:31 | 显示全部楼层
用两个寄存器检测上升沿,然后用来选择
发表于 2010-11-16 10:42:03 | 显示全部楼层
学习中~~~~~
发表于 2010-11-16 11:20:29 | 显示全部楼层
能约束就行
发表于 2010-11-16 13:30:25 | 显示全部楼层
当然可以,但是你要不要说明RD和主时钟这两个时钟域之间的关系呢?
首先要清楚RD是什么样的信号,常常不会是一个不相关的同频时钟,
这样就可以有其它更好可以替代的描述方式
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-28 19:10 , Processed in 0.025870 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表