在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5365|回复: 5

请教谁使用过CYCLONE内部的PLL进行倍频设计?

[复制链接]
发表于 2005-5-8 09:45:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
能不能描述一下简单的方法,我这边怎么老是仿真得不到正确结果
发表于 2005-5-8 22:24:29 | 显示全部楼层

请教谁使用过CYCLONE内部的PLL进行倍频设计?

输入的时钟频率符合CYCLONE的要求,设好倍频参数(不是任选的)就可以了,没有什么特殊的方法。
发表于 2005-5-9 17:47:27 | 显示全部楼层

请教谁使用过CYCLONE内部的PLL进行倍频设计?

倍频参数怎么设呀?清高手指教
发表于 2005-5-9 22:50:18 | 显示全部楼层

请教谁使用过CYCLONE内部的PLL进行倍频设计?

在Q-II用MegaWizard Plug-In Maneger-ALTPLL,按提示的步骤进行, 倍频参数如果选得不合适,会自动提示“cannot implement the requested PLL, cause: requested mult/div factors not achievable”
发表于 2010-1-13 15:03:39 | 显示全部楼层
是数字信号倍频?
发表于 2010-10-8 22:17:12 | 显示全部楼层
回复 4# serene


    thxxxxxxxxxxxxxxxxxxx
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-29 08:14 , Processed in 0.033483 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表