在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: beixujia

[原创] 提高bandgap的psrr,大家都有哪些措施呢?

[复制链接]
发表于 2014-10-14 16:00:36 | 显示全部楼层
cascode的加入,不会改变bgr的psr,且op的增益,psr也都不会影响或者极其不明显bgr的psr。通过增大输出阻抗,可以减小输出对VDD的敏感程度,但是cascode并没有减小这种效果,仿真亲测。楼主说的两种结构可以极大得提高psr,就是结构太复杂了,项目中不实用。另外,通过电流镜复制,电流模输出的结构,可以得到比电压模(一般在32db左右)输出高30db左右的psr。这样,VDD变化1v,输出约变化1mV,基本上满足大部分应用。
发表于 2015-3-9 22:44:39 | 显示全部楼层
回复 51# taohuachangkai
确实如此,刚刚测试了,针对电压模,如何提高电源抑制比,你有经验分享吗?
发表于 2015-3-25 10:20:16 | 显示全部楼层
回复 40# selfsalvation04


   pre-regulator也可以用电流负反馈,产生Vreg,Vreg本身相对VDD就有一定的电源抑制
发表于 2015-6-15 15:43:32 | 显示全部楼层
很好的帖子,希望楼主继续更新心得啊~
发表于 2015-6-15 17:03:55 | 显示全部楼层
回复 1# beixujia

发表于 2015-6-15 17:07:04 | 显示全部楼层
发表于 2015-6-16 10:04:10 | 显示全部楼层
目前我了解的PSRR增强电路有如下几种:
1、输出端加滤波电容,构成RC(和你的a结构类似)。但是这种方法对低频段基本没有作用,因为电容面积很大的,如果你是做到芯片内部,那就不现实。对高频段有一些作用。
2、改变输出对地对电源的阻抗。可以采用了Cascode技术和增益提高技术来增大输出阻抗。但是此种结构在低电源低压环境中应用时候就需要小心了。而且增益提高技术会引进极点,要使其不影响系统稳定性;同时多出来的支路也增大了静态电流。
3、增大环路增益。由于PSRR在一般结构中,可以粗略的表示为环路增益的倒数,所以可以通过增大环路增益来提高系统全频段的PSRR。在带隙结构中通过提高运放的增益或者是增加环路增益提高结构来提高整个系统的PSRR。
4、采用负反馈预稳压结构。通过一个负反馈的预稳压结构,预先对电源电压进行处理,再使用给内部电路,使得电源的扰动通过预稳压得到大大的衰减,给内部电路一个相对稳定的电源环境,从而提高PSRR,这是一个常见而十分有效的方法。这种结构能够显著的提高PSRR,不少研究就是基于该结构,都取得了较好的仿真或者测试结果。不过它也有一个问题:预稳压电路造成了一定的电压消耗,减小了电路设计时的电压裕度;同时负反馈环路有一定的电流消耗。
很多结构都可以,但是要根据你电路的要求来合理选择。
发表于 2015-6-16 17:01:51 | 显示全部楼层
预反馈的结构是很有用的,有很多架构使用,能够切实提高PSRR的指标
发表于 2015-6-17 09:18:50 | 显示全部楼层
回复 57# bing02022
学习了,谢谢分享!
发表于 2015-8-17 16:54:05 | 显示全部楼层
xuexile
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-4 03:26 , Processed in 0.022541 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表