在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3278|回复: 6

[求助] 请教PLL DC skew问题

[复制链接]
发表于 2010-5-11 22:16:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
因为PLL CP结构问题,导致锁定后 UP,DN信号脉宽有80ps的差异,有些文章称之为DC SKEW,并讨论了消除的方法。如果80ps的差异不变,请教高手DC SKEW会不会引入jitter?
我理解此想象为CP mismatch,会引入reference spur。虽然仿真得到80ps是固定不变的,因此锁定后vcont也无变化。但是实际工作中不可能这么理想,|UP-DN|的变化会引起vcont的变化,引入reference spur,不知道理解的对不对,望高手指点。
 楼主| 发表于 2010-5-12 21:53:53 | 显示全部楼层
是不是问的问题太easy?有熟手也来看看啊,谈谈自己的经验!拜谢了!
 楼主| 发表于 2010-5-13 20:38:15 | 显示全部楼层
继续顶上去
发表于 2010-5-13 22:43:46 | 显示全部楼层
本帖最后由 ilikeeatingcake 于 2010-5-13 22:46 编辑


因为PLL CP结构问题,导致锁定后 UP,DN信号脉宽有80ps的差异,有些文章称之为DC SKEW,并讨论了消除的方法。如果80ps的差异不变,请教高手DC SKEW会不会引入jitter?
我理解此想象为CP mismatch,会引入reference sp ...
fogworld 发表于 2010-5-11 22:16


会吧,多大需要根据你的环路滤波器电容,还有CP电流,还有Kvco而定。
同时减小CP电流,或者减小环路带宽,还有减小Kvco都可以减小这种影响。
但是CP电流是不能太小的,而环路带宽太小芯片面积就会很大,所以最直观的方法是降低Kvco,可是降低Kvco会引起控制范围变窄,所以可以采用分段控制VCO来实现降低Kvco。
 楼主| 发表于 2010-5-16 17:26:18 | 显示全部楼层
谢谢指教!
发表于 2010-6-3 10:37:48 | 显示全部楼层
路過ing
发表于 2010-6-4 19:56:03 | 显示全部楼层
高手!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 13:00 , Processed in 0.029419 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表