在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 52993|回复: 79

[求助] 唐长文--全差分OP设计中对压摆率的仿真

[复制链接]
发表于 2010-5-5 10:48:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
唐长文--全差分OP设计中对压摆率的仿真是用的开环的方式,这个对吗,那岂不是变成比较器了?
在另外的文章中有接成闭环的,是用的电容,不知有何讲究?
 楼主| 发表于 2010-5-5 10:51:17 | 显示全部楼层
附件: 唐长文--全差分OP设计

eetop.cn_telescopic.pdf

562.54 KB, 下载次数: 2362 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2010-5-5 11:18:17 | 显示全部楼层
压摆率测试在闭环或者开环都行,因为是大信号过程。
建立时间必须是在闭环条件下测试。
 楼主| 发表于 2010-5-5 12:02:06 | 显示全部楼层
哦,了解了,谢谢。
那再请教一个问题: 仿真共模负反馈AC特性时,文章中的方法是外接理想运放构成环路,再将其断开的。
这种方法应该是与加VCVS方法一致的对吧?
我的想法是:不加这些外接的东西,直接将两电阻中间到VCMB的这条线加L断掉,再加C,AC源来仿真,是否可以?因为这个就是断开共模负反馈的反馈通路来看AC特性的?
发表于 2010-5-5 19:36:55 | 显示全部楼层
文章中的外接理想运放是示意,实际上就是你提到的方法。

点评

感谢!知识之光穿越10余年还是照到了我  发表于 2023-8-21 14:21
发表于 2010-5-6 13:11:38 | 显示全部楼层
哈哈,作者本人解答~顶一下复旦大牛
发表于 2010-5-20 23:58:57 | 显示全部楼层
谢谢,学到了
发表于 2010-5-21 00:15:34 | 显示全部楼层
学习中~~
发表于 2010-7-6 17:21:14 | 显示全部楼层
学习学习
发表于 2010-7-6 18:16:41 | 显示全部楼层
kankan.........
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-15 01:47 , Processed in 0.041217 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表