在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 323217588

[求助] 如何在Cadence中仿真LDO的PSRR?

[复制链接]
发表于 2012-5-26 12:17:03 | 显示全部楼层
在電源端給AC 信號
VDD VDD 0 DC VXX ac 1
.ac 100 10 10Meg
.probe vdb(Vout) 即可
发表于 2012-5-26 18:29:47 | 显示全部楼层



LDO的PSRR全称就是"Power supply ripple rejection" 其实正确的翻译应该是“电源纹波抑制率”。 率乃程度之意。要说抑制比也可以,毕竟它是比值【20log(Vout/Vdd) 】,只是注意与放大器中PSRR的区别即可。
发表于 2012-6-21 17:11:50 | 显示全部楼层
LDO里的Vin就是你的power,所以直接PSR就OK
发表于 2012-6-21 22:26:16 | 显示全部楼层
nice。。。
发表于 2013-7-3 20:22:32 | 显示全部楼层


现在很多地方PSRR和PSR都搞混淆了.其实对LDO来说,看的是PSR而非PSRR,这在Rincon Mora写的关于LDO的书上有些 ...
soulhenry 发表于 2010-4-1 14:24




    正解,PSR和PSRR要搞清楚
发表于 2013-7-3 22:36:38 | 显示全部楼层
好书!
发表于 2013-7-6 21:12:42 | 显示全部楼层
教材中有这方面的介绍,可以参考的。
发表于 2014-5-6 15:45:07 | 显示全部楼层
学到不少东西
发表于 2014-12-15 12:43:34 | 显示全部楼层
vdd的dc给到电源电压 再加上1v的ac信号 ac仿真 直接看输出的db20
发表于 2015-3-17 10:29:13 | 显示全部楼层
学习了,刚好要用
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 03:16 , Processed in 0.027311 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表