在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5651|回复: 7

[求助] 求教:关于原语FDRSE的功能

[复制链接]
发表于 2010-3-28 21:26:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
假设有一信号X输入FDRSE实例的D端,输出为Y,时钟为10ns。则用Modelsim仿时,Y比X延时了100ns。这是怎么回事?我是新手,请多多指教!

另外,如果我想看FDRSE的datasheet,该去哪儿找啊?
发表于 2010-3-29 09:34:36 | 显示全部楼层
这个有什么datasheet。不就是一个带reset,synchronous set 和clk enable的D触发器吗。自己都能画一个出来。至于为什么延迟了100ns,我也完全不能理解。仿真精度没设错?
发表于 2010-3-29 09:53:28 | 显示全部楼层
应该是timescale不一致导致的问题。
发表于 2010-3-29 10:37:30 | 显示全部楼层
1# hometown_wy
还可以看看reset信号什么时候release。。。
 楼主| 发表于 2010-3-29 22:55:54 | 显示全部楼层
2# falloutmx
我的仿真精度设置的都是 1ns/1ps。
刚才发现,如果我的X信号赋值为1,则Y的前100ns为0,然后才为1;如果X赋值为0,则Y一直为0。这会不会是因为什么GSR?

ps:FDRSE原语ms就是一个触发器,它跟以下语句有什么不同呢?

always @(posedge clk)
begin
       Y <=X;
end

请指教,非常感谢!
发表于 2010-3-30 09:25:33 | 显示全部楼层
if (rising_edge(C)) then
      if (R = '1') then
        Q <= '0' ;
      elsif (S = '1') then
        Q <= '1' ;
      elsif (CE = '1') then
        Q <= D ;
      end if;
    end if;

这是VHDL的写法,希望你能看明白
 楼主| 发表于 2010-3-30 21:42:51 | 显示全部楼层
谢谢ls,看明白了。但还是不明白为什么会有100ns的延时。。
发表于 2010-3-31 09:30:19 | 显示全部楼层
你的R,S,CE信号初始值都对不对?比如说,正常工作时,R和S应该是相反的值才对。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-9 06:00 , Processed in 0.020231 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表