在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: 敏兹

[求助] 关于电流镜

[复制链接]
发表于 2010-3-14 22:04:37 | 显示全部楼层
多自己调调输入电平吧!
回复 支持 反对

使用道具 举报

发表于 2010-3-15 00:12:20 | 显示全部楼层
不知你什么工艺,你的电流镜根本就没有实现,右面的管子没有在饱和区,你看看你的输入信号给的是不是有问题,输入差分对也看下吧
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-3-15 00:28:34 | 显示全部楼层
为什么要调输入电平么?
我调整过后尾电流源进入饱和区了,但是电流始终只能到85uA左右,而且是把输出共模调整到0.2v左右的结果,感觉差好大啊,本来输出共模应该要0.6才对的
工艺就是0.13u的cmos
输入是Vpp 1v的差分,输入共模也是0.6
回复 支持 反对

使用道具 举报

发表于 2010-3-15 17:11:11 | 显示全部楼层
13# 敏兹

Please calculate your input and output range carefully.
For the differential pair or opamp, input range will be much smaller than output range. And you can never put the common mode at VDD/2.
I think you should set the input common mode at 0.3V~0.4V when the VDD is 1.2V.
By the way, you should increase your input PMOS size 2 times.
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-3-15 20:05:10 | 显示全部楼层
thx,fuyibin
为什么不能把输入共模设为Vdd/2呢,当Vdd=1.2v时
我的输入信号是从采样或者mdac进来的,他们的输出共模就设的是Vdd/2啊。
不过这个工艺下Vth在0.3v左右,我把输入共模调到0.4时确实情况好了很多,但是老师说共模没有多大空间给你变化,所以最好还是保持Vdd/2,那这样严格的情况下,我该怎么做呢?
而且我发现每个管子的宽长比都好大,会占很多面积
回复 支持 反对

使用道具 举报

发表于 2010-3-21 14:29:17 | 显示全部楼层
差动对管得改改咯。
回复 支持 反对

使用道具 举报

发表于 2010-3-22 09:36:24 | 显示全部楼层
增加宽长比 或者增加倍增因子 可以减小管子的过驱动电压 有利增加共模输入范围
回复 支持 反对

使用道具 举报

发表于 2010-3-27 21:58:20 | 显示全部楼层
管子尺寸小了,造成压降过大,自然共模输入范围也受限制;最简单的办法就是从尺寸上着手,毕竟Vth只有0.3还是先天的优势了
回复 支持 反对

使用道具 举报

发表于 2010-6-7 11:30:47 | 显示全部楼层
不匹配啊
回复 支持 反对

使用道具 举报

发表于 2010-8-6 14:11:26 | 显示全部楼层
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-20 01:12 , Processed in 0.017440 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表