在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6525|回复: 6

PrimeTime中定义generated clock时,源时钟可以为一个combinational Cell的Pin吗

[复制链接]
发表于 2006-8-24 12:09:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
create_generated_clock -source  那一项必须是个定义了时钟的cell pin吧?

              -
clk1 ------     -     Y                 ----------------
              -     - ------------------clock divider ------------------  clock_div
clk2 ------     -                        ----------------
              -
我的电路如上:  两个时钟经过一个Mux之后再经过一个分配器,  如果只选最快的时钟(例如clk1)
作为clock_div的源时钟, 这样可以保证setup不出问题,    但是对于Hold check的话, clk2必须也得做一下STA, 因为hold 是与clock frequence无关的.
我的初衷是想把clock mux的输出pin Y做为 clock_div的source clock, 这样我无论怎么设置Mux select的值,clock_div都会是所选择的那个时钟的分频时钟, 不知我表达清楚了没有? 呵呵,希望赐教,小弟刚学STA,问题颇多.
发表于 2006-8-31 08:57:33 | 显示全部楼层
可以。你把create_generated_clock的详细信息的tcl贴出来,帮你参考看看
发表于 2006-9-1 23:40:14 | 显示全部楼层

回复 #1 gob2000 的帖子

no problem
 楼主| 发表于 2006-9-11 11:33:32 | 显示全部楼层
如果 MUX/Y 那个pin上没有定义时钟的话也可以把它用做-source吗?
因为我在man create_generated_clock时 看到-source那一项得是"a clock source pin in the design"
发表于 2006-9-11 12:21:53 | 显示全部楼层
no problem, of course.
发表于 2008-11-14 10:51:29 | 显示全部楼层
Agreed !
发表于 2009-4-23 09:27:14 | 显示全部楼层
学习了, 谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-23 13:54 , Processed in 0.022022 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表