在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2678|回复: 2

实时数据采集系统,请教CPLD和FPGA高手

[复制链接]
发表于 2004-9-20 22:21:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
数据采集到后打算DMA传输,DMA控制器和其他时钟、时序等逻辑控制都由CPLD(或FPGA)来做,CPLD没有做过,所谓万事开头难嘛,请教高人,怎样对CPLD的功能做个总体规划和怎样入手,急哦,头催的紧,还请各位大哥大姐费心了
有想法就提出一点,对我都有用,小生先行谢过了
比如说有什么外围的东西(电源、晶振什么的)注意什么,要产生几个相关的时钟,是不是只能用一个时钟源,时钟改怎么产生,2个以上时钟频率相差很大怎么办,众多逻辑信号的延时怎么办,晕了
5_1754.jpg
 楼主| 发表于 2004-9-25 00:34:51 | 显示全部楼层

实时数据采集系统,请教CPLD和FPGA高手

up
一下
发表于 2004-9-25 09:10:30 | 显示全部楼层

实时数据采集系统,请教CPLD和FPGA高手

最好用一个时钟源,否则存在不同时钟域交换数据的问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-5 14:48 , Processed in 0.023596 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表