在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3182|回复: 4

如何在FPGA中实现bushold

[复制链接]
发表于 2009-10-28 22:01:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
data为内部信号,需要bushold来keep住数据,我看了一下好像ALTERA FPGA只能在PIN才能定义bushold,是否只能这样实现?
发表于 2009-10-29 11:44:25 | 显示全部楼层
用寄存器锁住不就可以了吗?
发表于 2009-10-29 15:19:42 | 显示全部楼层
只能在管脚上
 楼主| 发表于 2009-10-29 18:01:18 | 显示全部楼层
寄存器会用到clock,如果不用clock,能否实现?
如果用电路表示,就是一个比较强的inverter,加上一个比较弱的feedback inverter。
另外如果是在管脚上,好像只对input有效,如果将内部data设到管脚上,方向会有问题.
 楼主| 发表于 2012-2-23 19:25:16 | 显示全部楼层
我自己来回答这个问题,目前用altera fpga cylone II, 可以在管脚上设bushold,此hold强度大概为20K电阻的pull high或pull low。需要将内部的hold点拉到IO上,进行bushold设定。不过会有一些速度问题,可通过signal tap来确认。不过发现一些问题,有些IO function带有bushold功能,而有些fail。后续会再确认问题所在。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 10:01 , Processed in 0.025763 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表