在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8734|回复: 11

layout-----MOS电容lvs问题

[复制链接]
发表于 2009-9-30 10:25:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
为什么MOS电容做lvs时版图认不出来?怎样才能让MOS电容的lvs通过?
发表于 2009-9-30 11:10:04 | 显示全部楼层

mos电容的LVS

貌似mos电容并没有独立的模型给识别
在原理图上也就是源漏短接一端 栅极一端的结构
在layout上也是这么画,只要能认出MOS管子 。至于他的作用,是一个电容,你自己清楚就行了
也就是说 你并不能在原理图上画一个电容,然后期望在版图上画一个短接的MOS管,LVS能认出来。
一般这种电容对于精度要求都不是很高,因为这样做的电容fringer电容大的惊人
 楼主| 发表于 2009-9-30 12:55:16 | 显示全部楼层


原帖由 zhongbo1127 于 2009-9-30 11:10 发表 貌似mos电容并没有独立的模型给识别在原理图上也就是源漏短接一端 栅极一端的结构在layout上也是这么画,只要能认出MOS管子 。至于他的作用,是一个电容,你自己清楚就行了也就是说 你并不能在原理图上画一个电 ...

35

MOS电容版图也是类似平板的画法(画成管子形势耗面积),即使电路图是MOS管结构,两者仍然不能匹配。整个电路中MOS电容少还好说,多了一个个自己检查岂不是很麻烦?
发表于 2009-9-30 13:08:52 | 显示全部楼层
如果PDK中有MOS电容的话,那么应该没有问题的。如果你自己用MOS管连成电容方式,版图中也用MOS连成电容的方式的话,那么就应该没有问题的。
 楼主| 发表于 2009-9-30 14:19:06 | 显示全部楼层


原帖由 tianruo 于 2009-9-30 13:08 发表 如果PDK中有MOS电容的话,那么应该没有问题的。如果你自己用MOS管连成电容方式,版图中也用MOS连成电容的方式的话,那么就应该没有问题的。



哦,谢谢,我知道了
发表于 2009-9-30 23:38:57 | 显示全部楼层
我的经验是总面积能对上就行了,做不到每个电容都对上,除非你每个mos电容的w,l都一样。
发表于 2009-10-6 01:51:02 | 显示全部楼层
thanks for sharing
发表于 2010-3-16 15:04:17 | 显示全部楼层
学习!!!!!
发表于 2010-3-16 15:36:32 | 显示全部楼层
xuexi~~~~~~~~~
发表于 2014-5-26 15:55:23 | 显示全部楼层
不错学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 10:33 , Processed in 0.025005 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表