在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3997|回复: 10

请教FPGA问题

[复制链接]
发表于 2009-9-27 11:49:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
两FPGA间传递数据,A为主控,A向B发送控制信号enable,当enable置低时,B向A传递数据(8位双向总线),这时当总线上有多位数据同时发生逻辑翻转时,B输入端的enable信号上会出现一个毛刺,不知道是什么原因?
发表于 2009-9-27 11:53:55 | 显示全部楼层
要看你ENABLE怎么来的,是通过组合8BIT数据来的话是有可能有毛刺的,其他也有可能是数据线布线与ENABLE太近了导致干扰。
发表于 2009-9-27 22:35:01 | 显示全部楼层
楼上说的正理,看控制信号产生的源头和机理,以及传输的线路
发表于 2009-9-28 10:56:57 | 显示全部楼层
加个d触发器锁存下有没有改善阿
发表于 2009-9-28 11:12:14 | 显示全部楼层
用什么工具看到的毛刺?示波器?
发表于 2009-9-28 11:28:06 | 显示全部楼层
一般情况下采用同步设计,只要毛刺不在时钟边沿上出现,不会对系统工作产生问题,因为采不到

该毛刺。但是还是需要搞清楚毛刺是哪来的。希望楼主回复处理结果,也不枉大伙的热心啊。
发表于 2009-9-28 12:40:19 | 显示全部楼层
看enable信号是怎么产生的,如果不是这里的问题就可能是线上的干扰了
发表于 2009-9-30 10:43:13 | 显示全部楼层
2楼说得正确
发表于 2009-9-30 22:36:57 | 显示全部楼层
时序仿真先,如果没有毛刺,再用板级仿真
发表于 2009-10-1 21:51:39 | 显示全部楼层
说得不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 21:30 , Processed in 0.027475 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表