在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6562|回复: 3

请教一个xilinx Vertix-4 FPGA 连接DDR2 内存条的问题

[复制链接]
发表于 2009-8-19 09:29:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人需要在xilinx vertix-4 FPGA上 连接一块 DDR2  sodimm的内存条,寻址空间达4G,现有如下问题向大家请教,欢迎交流。
1,关于管脚配置bank问题,由于寻址空间较大,所以两个bank不能容纳所有管脚,在xilinx的FPGA上连接DDR2时,管脚分配有什么特别需要注意的问题吗?
2,关于时钟线的问题,在FPGA上实现时,时钟的feedback是否必须使用,在ML501的开发板上好像没有使用,在ML410的开发板上,使用的时钟拓扑是这样的,从FPGA出发一对差分时钟线,到片外的一片时钟分配芯片(ICS97U877)上,该芯片具有时钟反馈的功能,从该时钟芯片到 SODIMM槽上两对差分时钟线,另外有一对反馈时钟线与时钟线等长。这个反馈时钟线是什么作用呢?
谢谢
发表于 2009-8-19 22:02:09 | 显示全部楼层
反馈时钟线好像是FPGA计算时延的.
另外,你可以用MIG来分配管脚,确保DDR2可以使用.
发表于 2010-7-17 08:39:36 | 显示全部楼层
学习学习
发表于 2010-7-19 21:03:23 | 显示全部楼层
学习学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-27 22:49 , Processed in 0.027204 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表