在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2209|回复: 1

关于CIC滤波器前端设计的求助

[复制链接]
发表于 2009-6-10 14:39:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
(4阶、抽取率为16CIC)在matlab中仿真CIC滤波器可以将sigma-delta调制器1位的脉冲宽度的数据变成16位的与幅度相关的值,并且完成16倍的降采样。可是在CIC滤波器的verilog代码输入是一位脉冲宽度,输出的数据不知道有啥意义。没有编码成16位的与幅度相关的值。采用Xilinix ISE自带的CIC IP仿真也是如此。CIC滤波器是应该同时完成码成转化吗、把一位的脉冲宽度的数据变成16位的与幅度相关的值吗?
发表于 2010-4-30 16:20:42 | 显示全部楼层
verilog 代码发过来看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 23:39 , Processed in 0.025092 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表