在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: sunery

CMOS开关中N管的宽长比一般取多大

[复制链接]
发表于 2009-7-8 10:44:22 | 显示全部楼层
如果是数字开关,则depends on required drive strength.
发表于 2011-1-13 13:45:20 | 显示全部楼层
看看先
发表于 2012-2-15 09:40:53 | 显示全部楼层
下来看看
发表于 2012-2-15 11:52:10 | 显示全部楼层
取决于RC延时,以及非线性要求,仿真时FFT是一定要做的。如果是高精度ADC,一般比例是1:1,主要考虑是charge injection
发表于 2012-2-15 12:06:17 | 显示全部楼层
时钟馈通怎么仿?
发表于 2012-2-15 12:17:17 | 显示全部楼层
razavi书上说精度和速度的性能F,与NMOS的迁移率正比,与管子长度的平方成反比,所以宽度稍微大点就好,还要考虑消除谐波失真
发表于 2014-12-15 21:44:06 | 显示全部楼层
回复 2# frankiebai


   请问,时钟馈通会产生哪些坏的影响,如何在仿真过程中辨识出来?
发表于 2015-3-24 11:00:32 | 显示全部楼层
这里有个非常详细的仿真方法,电路图、仿真设定、仿真结果图都有,
大家可以去看看,个人觉着写的很好很详细。
http://bbs.eetop.cn/viewthread.php?tid=480373&extra=
发表于 2022-5-16 11:46:04 | 显示全部楼层
5# good answer
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 05:25 , Processed in 0.020847 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表