在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2517|回复: 1

modelsim下时序仿真问题

[复制链接]
发表于 2004-3-3 20:26:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  一个项目,用synplify综合后,在QuartusII下布局布线,生成.vho文件和.sdo文件,并且显示Fmax为70Mhz。
    然后,在modelsim下,不进行时序反标,对.vho文件仿真,结果正确。但是,用.sdo文件进行时序反标后,对.vho文件进行仿真,结果错误,输出基本上为0。就算把仿真时钟降低到1Mhz以下,也不对。不知道怎么回事。
    哪位遇到过类似情况,望指教。   
发表于 2004-3-8 20:38:08 | 显示全部楼层

modelsim下时序仿真问题

可能还要到quartus目录下去找一个文件,一般每个系列的IC对应一个这样的文件。在后仿真时要加入这个文件。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-19 04:16 , Processed in 0.026160 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表