在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1667|回复: 0

问一个关于CPLD的问题?

[复制链接]
发表于 2008-10-31 23:24:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用的Altera的MAX2系列的EMP1270的芯片(标称的最高逻辑电平3.3V),现在需要让它工作在4V以上的电压下工作,并与一MCU结合使用(VCC,GND,CLK均由MCU供给,CPLD的输出驱动MCU的一个PIN,其中VCC4.2V左右)。为什么直接相连CPLD不能输出低电平呢(波形低一下就上去)?中间串一电阻或接一外搭的反相器就可以了。分析了好久没结果?望高手指点!另外问一下CPLD的I/O有没有过流或过压保护的结构啊?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 05:34 , Processed in 0.021667 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表