在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 9717|回复: 10

LC-VCO的设计问题!!!

[复制链接]
发表于 2008-10-31 09:24:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请问各位,在确定了LCtank的并联电阻Rp之后,应该如何确定负阻管的尺寸?我用的是nmos管交叉耦合,是否只要满足2/gm>>a*Rp,a为安全因子?
另外负阻管的偏置电流应该如何设置,要考虑什么因素,进行哪些参数的仿真?是否要对负阻管进行DC?应该如何进行?
新手上路,请各位多指教?
发表于 2008-10-31 11:42:42 | 显示全部楼层
这个地方是最玄幻的,即便是大师的也相互抵触。

可以告诉你的是不要用最小的沟长,一般高vdsat得会好一点,多看noise summary.
回复 支持 反对

使用道具 举报

发表于 2008-12-19 15:46:32 | 显示全部楼层
电流镜处为高阻节点,-Gm为低阻节点!需要分别设计,而且满足-Gm的要求数值!
先用DC跑仿真,提供设计的参数!因为没有图,只能说这么多了!!
回复 支持 反对

使用道具 举报

发表于 2011-8-3 21:36:12 | 显示全部楼层
多谢多谢
回复 支持 反对

使用道具 举报

发表于 2012-2-15 11:11:24 | 显示全部楼层
回复 2# hotraymanf
想请教你2个问题,
1:你是说尾电流管的vdsat要高些,还是说负阻管的vdsat高些呢?
2:在知道了gtank,根据起振条件知道了gm>=a*gtank。我们要如何确定负阻管的尺寸?我的意思是DC仿真来确定负阻管的尺寸的话,还缺少电流值Id,那我们怎么定电流值呢?
回复 支持 反对

使用道具 举报

发表于 2012-2-15 13:02:40 | 显示全部楼层
本帖最后由 happygrass 于 2012-2-15 13:20 编辑

回复 1# peterlau1984


     二楼说的对,这个问题挺复杂的。一般来说相噪与gm/I成正比,所以如果你不在乎功耗的话最好把管子尺寸取小一点,靠电流把摆幅撑起来。
      还有一点,你为什么要用NMOS交叉对管的结构?这种结构在各方面都劣于PMOS和NP互补的结构,如果没有特殊需求不要用。
      我水平有限,欢迎各位指正~
回复 支持 反对

使用道具 举报

发表于 2012-2-16 09:42:49 | 显示全部楼层
回复 6# happygrass


   
你说,如果不在乎功耗的话最好把管子尺寸取小一点,靠电流把摆幅撑起来。
      但是用PMOS和NP互补的结构,I太大,尺寸太小的话,就会导致nmos电流镜的D级直流电压太小,不知你是如何解决的?
回复 支持 反对

使用道具 举报

发表于 2015-4-14 12:55:12 | 显示全部楼层
回复 1# peterlau1984

能不能说说在哪里可以看到交叉耦合的对管做负阻的结构呢??
回复 支持 反对

使用道具 举报

发表于 2022-1-18 15:39:08 | 显示全部楼层


   
xiezushuai 发表于 2015-4-14 12:55
回复 1# peterlau1984

能不能说说在哪里可以看到交叉耦合的对管做负阻的结构呢?? ...


同问 要参考什么设计呢
回复 支持 反对

使用道具 举报

发表于 2023-3-7 10:40:32 | 显示全部楼层


   
我不是在笑 发表于 2022-1-18 15:39
同问 要参考什么设计呢


我是设计QVCO
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 18:07 , Processed in 0.022248 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表