在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3090|回复: 2

PLL环路参数设计优化问题

[复制链接]
发表于 2008-9-27 21:49:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近接触PLL,看了几遍国家半导体应用工程师介绍无源环路滤波器设计PLL方法,我使用里面的方法设计3阶无源环路滤波器,设计得到电阻都比较小,几十欧姆,但是我到www.national.com里面提供的设计软件,输入参数后例化出来的参数都有300欧姆左右。我想问是不是还有方法优化设计?
Fcomp = 1MHz (鉴相频率)   
Fout_min = 90MHz   Fout_max = 120Mhz(输出频率范围)
Fc        =  5KHz(环路带宽)
相位裕量 = 50
Ic = 1mA
头像被屏蔽
发表于 2008-9-28 01:33:35 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2008-9-29 10:32:29 | 显示全部楼层
楼主的环路带宽也太窄了吧,一般取鉴相频率的1/10左右。
另外,相信每种工具或者公式算出来的都是可以用的,不相信可以用matlab仿一下。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 11:11 , Processed in 0.031913 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表