在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2468|回复: 1

关于小数频综的问题

[复制链接]
发表于 2008-7-1 17:01:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人在研究小数频综,由于是新手,很多不懂,想请教一下

我先在simulink里建立一个pll模型,系统参数还是采用以前做过的pll的参数,
再自己又写了一段三阶sdm的verilog程序,将仿出的数据导到simulink里面,控制除频器的除数,最后仿出的vco输出频率曲线和频谱贴在附件中。
输入频率为33.3M,除频器在5和6间切换

从中可看出,vco的控制线抖动很厉害,输出频率变化10M多!
由于还是不太明白sigma-delta的原理,我觉得既然除频器不断在切换,vco输出抖动应该是必然的呀,怎么做到输出不变呢?

再问两个问题:
1.我的sdm代码可能有点问题,网上有现成的可以参考么?
2。设计小数频综时,系统参数的考虑和普通频综有什么不同呢?

多谢

频谱

频谱

输出频率

输出频率
发表于 2008-7-3 17:14:27 | 显示全部楼层
我觉得你的delta—sigma modulator有问题,建议你先计算dsm的输出PSD,观察其波形是否正确。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 20:25 , Processed in 0.024075 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表