在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2647|回复: 4

仿真时出现不定状态请教

[复制链接]
发表于 2008-5-6 11:10:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
我在仿真时多条信号出现了不定状态,有的逻辑向量类型的信号部分位上也是不定状态,遇到这种情况应该从哪些方面考虑解决呢?
发表于 2008-5-6 12:26:38 | 显示全部楼层
所有的register必要有reset!!!
回复 支持 反对

使用道具 举报

发表于 2008-5-7 07:45:01 | 显示全部楼层

感觉能够出不定态的情况有以下

时序逻辑必须有reset复位,组合逻辑尽量使用同一个时钟域的信号进行运算;
另外RAM必须先写再读,不定态信号做累加时,累加和是会传递不定态的,但如果不定态信号用于做信号比较,则不定态无法传递
回复 支持 反对

使用道具 举报

发表于 2008-5-7 07:46:37 | 显示全部楼层
楼上的说的设计原则很对!不错
回复 支持 反对

使用道具 举报

发表于 2008-5-8 09:50:51 | 显示全部楼层
你可以trace 一下不定态的source
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-25 11:51 , Processed in 0.014572 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表