在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12783|回复: 18

关于基准中的运放设计的问题

[复制链接]
发表于 2008-4-10 23:05:43 | 显示全部楼层 |阅读模式
3资产
(1)基准中运放的设计对带宽、增益、相位裕度参数有什么特殊要求吗?
(2)我们在设计运放时是不是一般都默认负载接的是一个5pf的电容?为什么?是用于模拟后端器件的输入阻抗吗?
希望路过的高手赐教
谢谢了先^^

最佳答案

查看完整内容

(1)BW, gain, pm这几个参数都是互相trade-off的,一般来说,pm的要求是比较固定的:45~60度;gain的大小影响系统失调和PSRR的低频值,但BW也不能太低,因为在系统级来说,VCC和gnd受外部时钟,如果BW比外部时钟的频率低,会造成dc值发生偏移。说真的,要一个比较确定的参数要求是不可能的。就看你的设计spec了。如果是要一个高PSRR的,gain为主;如果要一个regulation快的,BW为主;而PM是永远的要求。 6 a) z* x F8 @7 f) r ( ...
发表于 2008-4-10 23:05:44 | 显示全部楼层
(1)BW, gain, pm这几个参数都是互相trade-off的,一般来说,pm的要求是比较固定的:45~60度;gain的大小影响系统失调和PSRR的低频值,但BW也不能太低,因为在系统级来说,VCC和gnd受外部时钟,如果BW比外部时钟的频率低,会造成dc值发生偏移。说真的,要一个比较确定的参数要求是不可能的。就看你的设计spec了。如果是要一个高PSRR的,gain为主;如果要一个regulation快的,BW为主;而PM是永远的要求。
6 a) z* x  F8 @7 f) r
(2)负载电容直接影响运放的输出pole,其选择要求该电容远大于后端寄生电容,这样在设计中就可以忽略后端寄生电容的影响,具体多少值,就看PM和BW的trade-off了。个人浅见,实际中很少用5pf这么大的电容
发表于 2008-4-18 10:28:56 | 显示全部楼层
基本BGR(输出电压约1.25V)中一般用单级运放就行了,这时相位余度肯定没问题,低压BGR中一般用两级运放,就需要额外的补偿了
发表于 2008-4-18 20:18:00 | 显示全部楼层
1.运放的增益要求较高,但带宽较小,相位欲度60。

2.运放的负载电容要参照所接晶体管的尺寸大小而定
 楼主| 发表于 2008-4-20 23:34:33 | 显示全部楼层
上面三位写得都很好!对小弟都有很大的帮助!但最佳答案只能选一个,真可惜!
发表于 2008-7-16 03:49:39 | 显示全部楼层
受教了!
发表于 2008-7-16 15:33:26 | 显示全部楼层
见过的几个bandgap都是两级运放的
头像被屏蔽
发表于 2008-9-23 11:51:30 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2010-12-25 11:30:18 | 显示全部楼层
YOUSHOUHUOA
发表于 2010-12-29 23:21:35 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-23 16:43 , Processed in 0.028863 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表