在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: iccc

PLL博士论文_全集成频率综合器_作者为Allen, Phillip E.的学生Zhang, Benyong

[复制链接]
头像被屏蔽
发表于 2008-5-4 17:19:35 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
头像被屏蔽
发表于 2008-5-4 17:22:40 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2008-5-4 17:29:25 | 显示全部楼层
haodongxi,xiexie
发表于 2008-5-4 17:34:35 | 显示全部楼层
The test chip was fabricated in a 0.25um CMOS process.
发表于 2008-5-4 23:23:36 | 显示全部楼层
希望不错希望不错
发表于 2008-5-5 13:18:47 | 显示全部楼层
好东西啊
发表于 2008-5-5 13:19:37 | 显示全部楼层
好东西啊
 楼主| 发表于 2008-5-6 11:28:42 | 显示全部楼层
ddddddddddddddd
发表于 2008-5-6 11:38:10 | 显示全部楼层
:lol :lol :lol :lol
发表于 2008-5-6 11:40:05 | 显示全部楼层
dddddddddddddddddddddddddddddddd
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-18 02:28 , Processed in 0.026448 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表