在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3416|回复: 8

求救:quartus出错

[复制链接]
发表于 2003-10-15 18:26:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
放置的lvds引脚编译时出错!
Error: Can't place pin D_OUT in I/O bank 1. It uses I/O standard LVDS, with a VCCIO requirement incompatible with other output or bidirectional pins in the I/O bank that use VCCIO 3.3V
Info: Pin clk in I/O bank 1 uses VCCIO 3.3V

发表于 2003-10-15 18:29:59 | 显示全部楼层
***** 版主模式 *****
该贴子是管理员从<a href=forums.cgi?forum=20>========  ~原 创 区~ ======== </a>转移过来的!
发表于 2003-10-15 18:33:11 | 显示全部楼层

求救:quartus出错

LVDS不是哪个bank都能用的,而且对该bank的vccio有要求(具体电压值请查手册)。
 楼主| 发表于 2003-10-15 18:53:47 | 显示全部楼层

求救:quartus出错

谢谢斑竹!
可是我是按照datasheet上面的说明来配置我的lvds管脚的呀?
我的 lvds全在bank1,并且我有一对lvds脚没有报错,其他的几对全错?
 楼主| 发表于 2003-10-16 23:52:38 | 显示全部楼层

求救:quartus出错

up!
发表于 2003-10-17 00:15:22 | 显示全部楼层

求救:quartus出错

好像是这样的,bank1上已经有了一些单端信号,例如lvttl,这些信号需要vccio是3。3v。但是lvds不能在这个电压下工作,总之这两种管脚不兼容,所以不能放在一个bank。
发表于 2003-10-17 09:21:49 | 显示全部楼层

求救:quartus出错

发表于 2003-10-17 09:29:08 | 显示全部楼层

求救:quartus出错



下面引用由zhoujj2003/10/17 09:21am 发表的内容:

晕倒!
 楼主| 发表于 2003-10-17 15:36:15 | 显示全部楼层

求救:quartus出错

斑竹很厉害!
问题已经差不多解决了!
谢谢斑竹!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-6 17:46 , Processed in 0.031602 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表