在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2386|回复: 1

verilog-A建模中的问题

[复制链接]
发表于 2008-3-13 22:26:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我用verilog-A 编了一个锁相环模型,设计输入晶振模块的参考频率是+/-1伏的方波,但是仿真的时候的波形老是不对,开始半个周期是1v,后来就是200mv左右的锯齿波。(图见附件)

这是晶振代码的主要部分
@(timer(t)) begin
  n=!n;
t=t+Tc/2; end
V(ref)<+transition((n?v1:v0),td,tr,tf);
大家看问题到底出在哪啊?(上面的模块是对照一个例子写的,对verilog-A还不是很熟)

发表于 2011-4-20 16:54:16 | 显示全部楼层
数学不好 去玩建模就是个噩梦啊
LZ可以指教一下我不 ,我正好也要做锁相环的建模
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 05:06 , Processed in 0.021448 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表