在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 26809|回复: 50

[求助] 小白求助片外大电容的LDO补偿问题

[复制链接]
发表于 2021-1-29 17:32:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
最近做片外大电容的LDO,应用于高电压域,且精度要求不高,对面积、功耗、响应有点要求,因此有一个疑惑由于片外大电容,主极点放在外面,通常用电容的ESR电阻补偿,那么如果ESR电阻不够如何补偿?
     A:人为加电阻,这样输出会有过冲的问题,这种方法现在在用;
     B:将次级点外推,增加第二级放大支路电流,没仿真尝试过,但是一般不太会这么做,功耗增加比较多;  加buffer结构,我仿真过论文里的架构,发现次级点外推了,但PM不能达到60,加了补偿的电容Cc后才能实现PM超过60,但是一般Cc都要有10pF,这样是将主极点放在内部了,10pF对高压应用来说,mos面积有点大;
    C: 伪ESR补偿结构,我也尝试过,好像增加的零点不能到很低的频率,因此没办法补偿,除非与buffer结构一起才能补偿,但是瞬态效果并不好,这种伪ESR补偿电路有人实际产品用过吗?
    D:其他动态的零极点补偿一般架构都比较复杂,我没尝试,个人,
    是不是对于这种外部大电容的LDO架构,现在有没有简单的补偿方法即不靠ESR,不增加太多的功耗,补偿电容也在1pF左右的量级? 这个只是我的疑惑,也许并不存在这么完美的电路架构,需要trade off。



发表于 2025-7-23 10:14:26 | 显示全部楼层


   
菜鸟RFIC 发表于 2024-4-2 09:47
我最近也在设计一款低压LDO FB外接 LDO输出电压可调,负载很大1.5A drop电压200mv@1A;也遇到补偿一些问 ...


大佬,这是你自己的结构还是论文的结构?有参考论文名字吗?谢谢
回复 支持 反对

使用道具 举报

发表于 2025-4-27 11:32:13 | 显示全部楼层


   
龙9527 发表于 2021-1-29 17:57
主极点就在LDO的输出,这种结构的稳定性问题主要靠较大的输出电容将主极点往里推吧。
  次极点由内部第一 ...


您好,请问下gain多次过0dB的现象是什么原因,有相关文档的介绍吗?

gain多次过0的现象下,如何判断环路稳定性。感谢您的的阅读。
回复 支持 反对

使用道具 举报

发表于 2025-1-27 09:49:00 | 显示全部楼层


   
ericking0 发表于 2023-4-10 20:37
gate是高边电流镜驱动的,电流本身不大,所以电流镜比例不大,比较容易直接推带外去;

ZF/PF是反馈电阻和 ...


还有就是PESR零点和ZF为啥不能撞到一起啊,按理还有个PF不是就和ZF抵消了吗,我仿真的时候也发现撞到一起的时候就会有个尖峰导致不稳定,但是原来不太懂,还请您不吝赐教,谢谢!
回复 支持 反对

使用道具 举报

发表于 2025-1-27 09:43:41 | 显示全部楼层


   
ericking0 发表于 2023-4-7 09:54
我的需求估计和你差不多,高压下来,电流不大;
我这两天用PESR做了一版,感觉效果还可以;
12~72输入, ...


你好,我看你的反馈电阻的PF/ZF都在带内,CF也不大,是通过增大反馈电阻实现的压低频率吗,这样的话噪声会很大,请问你有看过噪声吗,谢谢!
回复 支持 反对

使用道具 举报

发表于 2025-1-7 13:11:10 | 显示全部楼层


   
ericking0 发表于 2025-1-3 16:00
没看到电路,说不清楚;
用PESR的方式的话,PESR补的零点随着负载电流和外部电容时跟随着输出极点的;
你 ...


感谢!由于是公司的项目不好贴出来电路图,您的建议很有帮助!
回复 支持 反对

使用道具 举报

发表于 2025-1-3 17:07:23 | 显示全部楼层
重载时稳定性:前馈电容补偿+伪ESR补偿+动态零点补偿
轻载时稳定性:动态零点补偿
回复 支持 反对

使用道具 举报

发表于 2025-1-3 16:00:41 | 显示全部楼层


   
SUNYAN0395 发表于 2024-12-31 13:52
大侠,我最近在做一个电压基准其中的误差放大器buffer的第一级极点和带0.1uF时的输出极点离得特别近,还 ...


没看到电路,说不清楚;
用PESR的方式的话,PESR补的零点随着负载电流和外部电容时跟随着输出极点的;
你如果想参考这种方法的话可以看看何乐年的那本LDO的书;


回复 支持 反对

使用道具 举报

发表于 2024-12-31 13:52:14 | 显示全部楼层


   
ericking0 发表于 2023-4-10 20:37
gate是高边电流镜驱动的,电流本身不大,所以电流镜比例不大,比较容易直接推带外去;

ZF/PF是反馈电阻和 ...


大侠,我最近在做一个电压基准其中的误差放大器buffer的第一级极点和带0.1uF时的输出极点离得特别近,还有一些别的极点,导致没有相位裕度。目前苦恼于怎么把第一级极点调远离输出极点,希望您不吝赐教。另外介绍一下我的EA结构,输入通过射极跟随器到PNP输入对管的折叠cascode,又经过了一个pmos到classAB输出级。
回复 支持 反对

使用道具 举报

发表于 2024-12-28 15:19:20 | 显示全部楼层


   
新手IC工程师 发表于 2023-4-19 10:09
请问一下,目前输出端的电容大概是3nF,主几点在输出端,有没有好的结构能保证相位裕度?

论文那个动态零 ...


您好,我目前也在做一个片外电容是nf级别的LDO,请问最后您是采用什么补偿方式的,我目前也是打算将主极点放在输出端,但是带宽和相位裕度都好小。不好补偿


回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-23 06:55 , Processed in 0.019677 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表