在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1404|回复: 9

[求助] TSMC18的DNW与NWELL

[复制链接]
发表于 2023-12-22 20:43:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求助。本人用DNW+一圈NWELL对一个大模块做隔离,按照design rule说明NWELL下部都接在了DNW上,模块内部的NWELL也应该与DNW同一电位(假定为VDD),但是由于疏忽发现有一小块NWELL电位为DVDD的电路也在这个大模块内部,但是drc lvs均没有报错,后仿甚至也能正常工作是为什么?

ps:该模块的gnd与衬底gnd隔离,加了psub2图层,但是将psub2移除后报的短接错误也没有出现vdd与dvdd短接的错误。
发表于 2023-12-23 18:08:45 | 显示全部楼层
没图,没法看
发表于 2023-12-25 19:33:24 | 显示全部楼层
你的DNW只是一个环吧?只要没有overlap DVDD的NW就不会软连接短路呀,没有报错正常
发表于 2023-12-26 13:20:40 | 显示全部楼层
版图画错了
发表于 2023-12-26 14:17:36 | 显示全部楼层
这个在Design Rule可能会提到,如果加上psub2图层的DNW(这个应该就是ISO端),和不加psub2图层是不同的。不加的圈内NWell下面就是P-EPI,这样的TUB里的NWELL的电位只能和ISO等电位,也就是VDD。加上psub2图层就可以是不同电位。需要注意的psub2图层应该是识别层,可能还需要加上DP。
 楼主| 发表于 2023-12-26 14:39:04 | 显示全部楼层
微信图片_20231226143801.jpg 我是这样画的 ,疑惑点在于nwell下部与dnw已经相接 为什么不报软连接错误
 楼主| 发表于 2023-12-26 14:41:13 | 显示全部楼层


金刚10 发表于 2023-12-26 14:17
这个在Design Rule可能会提到,如果加上psub2图层的DNW(这个应该就是ISO端),和不加psub2图层是不同的。 ...


那这样即使没报错我也需要改一下是吧,因为毕竟他们实实在在的下部相接了
 楼主| 发表于 2023-12-26 14:42:57 | 显示全部楼层


菜鸟xx 发表于 2023-12-25 19:33
你的DNW只是一个环吧?只要没有overlap DVDD的NW就不会软连接短路呀,没有报错正常 ...


DNW是一个正方形
发表于 2023-12-26 14:46:00 | 显示全部楼层


小tutu 发表于 2023-12-26 14:41
那这样即使没报错我也需要改一下是吧,因为毕竟他们实实在在的下部相接了
...


是的,需要单独移出来,或者,在整个环下面加DP,这样会略微改变器件性能,可能要电路确认。
 楼主| 发表于 2023-12-26 14:50:12 | 显示全部楼层


金刚10 发表于 2023-12-26 14:46
是的,需要单独移出来,或者,在整个环下面加DP,这样会略微改变器件性能,可能要电路确认。
...


可刚才您说加上psub2可以是两个电位,但是我做过debug将psub2识别层挪开 也没有报错 是我理解的问题吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 12:36 , Processed in 0.029477 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表