在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1414|回复: 3

[求助] system verilog 信号精度问题

[复制链接]
发表于 2023-4-14 23:55:44 | 显示全部楼层 |阅读模式
10资产
第一次用system verilog处理模拟输入的信号,问题是,发现sine wave的模拟信号进入module内部后,自动变成了阶梯状。而且仔细看,vinp并不是被采样了,而是信号电压的每个step幅度都一样,像是用有限位宽来量化这个模拟信号。关键是实在太粗糙了,一个step几百mV,这个step也不知道是由什么决定的。

想问一下system verilog处理模拟信号以什么依据来做自动量化,有什么办法在处理模拟信号时获得尽可能高的精度?

下面是module定义,以及仿真截图(用virtuoso中的ams simulator)

aaa.png
bbb.png

aaa.png
发表于 2023-4-16 09:42:45 | 显示全部楼层
也有可能是simvision的显示问题;
比较器实际输出可以反推出翻转点是否正常吗?
另外可以人为的弄一个时钟来对输入的real进行采样,看看有没有用;

BTW:这种东西还是verilog-ams更擅长,除了不能用纯数字环境以外,其他都是优点;
 楼主| 发表于 2023-4-18 10:09:12 | 显示全部楼层


ericking0 发表于 2023-4-16 09:42
也有可能是simvision的显示问题;
比较器实际输出可以反推出翻转点是否正常吗?
另外可以人为的弄一个时钟 ...


经过实验发现是和ConnectRule设定有关。默认设定的电压分辨率是Vsup/64,可以手动改精细。这样信号精度就提高了。
不过没完全搞清楚,有的地方分辨率设1uV也OK,但类似的另一个仿真,设到小于10mV就会报错。
ff.png
发表于 2023-4-18 13:47:06 | 显示全部楼层


czq1419 发表于 2023-4-18 10:09
经过实验发现是和ConnectRule设定有关。默认设定的电压分辨率是Vsup/64,可以手动改精细。这样信号精度就 ...


IE只有在数模接口这里才有意义啊?
你的vinp这里接的是数字的real激励,还是一个模拟信号哦?


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 05:53 , Processed in 0.017069 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表