在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1498|回复: 0

[原创] Xilinx FPGA入门连载52:FPGA片内FIFO实例之FIFO配置

[复制链接]
发表于 2016-2-29 13:22:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Xilinx FPGA入门连载52FPGA片内FIFO实例之FIFO配置

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1jGjAhEm

1.jpg

1新建源文件

打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。

2.jpg

在“New Source Wizard”中,做如图所示的设置。


Select Source Type”中选择新建文件类型为“IP(CORE Generator & Architecture Wizard)”。


File name”即文件名,我们命名为“fifo_controller”。


Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。


勾选上“Add to project”。

3.jpg


完成以上设置后,点击“Next”进入下一步。


2IP选择

在“Select IP”页面中,如图所示,我们在“Viewby Function”下面找到“Memories &Storage Elements à FIFOs à FIFO Generator”,单击选中它,接着点击“Next”进入下一步。

4.jpg


如图所示,弹出“Summary”页面后,点击“Finish”即可。

5.jpg


3 FIFO配置


弹出的第1个页面中,如图所示,“InterfaceType”选择“Native”,然后点击“Next”到下一个配置页面。

6.jpg


弹出的第2个页面中,如图所示,“Read/Write ClockDomains”选择“Common Clock(CLK)”,然后点击“Next”到下一个配置页面。

7.jpg


弹出的第3个页面中,如图所示,“Read Mode”选择“Standard FIFO”。FIFO位宽“Write Width”输入“8bitFIFO深度“Write Depth”输入“32”。其他配置默认即可,然后点击“Next”到下一个配置页面。

8.jpg


如图所示,第4个页面不需要额外配置,我们暂时不用这些相关信号。

9.jpg


余下3个页面(第567页)均使用默认设置即可,点击“Generate”生成FIFO





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-3 22:16 , Processed in 0.019697 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表