在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: jiazhang

[求助] clock source 为什么不能定义在hierarchy pin上呢

[复制链接]
 楼主| 发表于 2015-7-3 10:34:00 | 显示全部楼层
回复 2# fman

[size=14.3999996185303px]13版的icc中,只要上面那个变量设置为true,就可以将clock source pin设置再hierachy pin上,那么此时工具又是如何计算这个pin之后net 的delay呢
发表于 2015-7-3 12:03:08 | 显示全部楼层
回复 11# jiazhang


    man一下这个variable最后一句就是了
 楼主| 发表于 2015-7-3 12:39:13 | 显示全部楼层
回复 12# zero_0

It is for designs  with  clock sources or clock exceptions defined at hierarchical pins
    The clock source is assumed at a pin of the top-most buffer inserted by the tool



你说的是哪句,我man了之后,还是不太明白;

发表于 2019-6-4 11:46:50 | 显示全部楼层
同问楼主,现在理解了吗,求解释一下
发表于 2020-8-17 20:03:13 | 显示全部楼层
就是说软件会将最顶层插入的buffer作为时钟源计算延时
发表于 2024-7-2 14:34:50 | 显示全部楼层
我的理解是,假如一个module在你的block里面没有封装成macro,你PR过程中是直接对这个module进行flatten优化的,那么这个module在RTL里定义的pin呈现出来就是hierarchy pin
Clock不建议定义在hierarchy pin上,通常CTS要求时钟源必须是具有物理信息的点
发表于 2024-7-10 17:19:56 | 显示全部楼层
在pin后面接上一颗buf,然后定一在这颗buf 的 pin上,同时对buf设定don't touch。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-12 21:52 , Processed in 0.019392 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表