在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 3412|回复: 6

[求助] 关于Pipeline ADC的SFDR 低于0dB

[复制链接]
发表于 2013-6-20 13:40:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神看下,一般我们做ADC的SFDR分析时,在输入信号处,其值一般都为0dB左右是吧?为什么我的在输入信号频率处只有-25dB呢?求指教啊?

SFDR测量图

SFDR测量图
发表于 2013-7-9 13:36:41 | 显示全部楼层
那信号频率处应该是多少
发表于 2013-7-13 16:02:45 | 显示全部楼层
请问用ADC怎么做SFDR测试啊?
发表于 2013-7-16 13:52:48 | 显示全部楼层
基频都看不到?
发表于 2013-9-4 17:51:08 | 显示全部楼层
I think this has problem with choosing input frequency
发表于 2013-9-4 19:58:08 | 显示全部楼层
回复 4# mahouwen


    Use clean sinewave as input, use low jitter clock. Use logic analyzer get digital signal, take sevral signal cycle (complete cycles). Use Matlab analysis, you can take window. Then FFT, plot in dB, the dB value between main signal & maximum tone is the SFDR.
发表于 2014-6-28 16:52:29 | 显示全部楼层
sim by matlab !
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-29 12:35 , Processed in 0.024651 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表