在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 钐钐

[求助] 带隙基准周期性抖动问题

[复制链接]
 楼主| 发表于 2013-7-15 21:21:21 | 显示全部楼层
回复 9# christfer


    这个都加了。。整个环路PSRR最差时在40多DB,而且很怪异,是不是哪里出错了,贴个图 PSRR.PNG
发表于 2013-7-16 09:11:22 | 显示全部楼层
这种情况不是PSR+差的问题,没那么简单。从交流分析看,很可能有管子工作在线性区。100MHz PSR+是这样的一种分布,个人经验看,完全是错误的,不知楼主为何会相信这个结果?出现振荡那是各种问题的叠加了。建议你检查每个管子的工作状态,一步步来完成调试和仿真验证。
发表于 2013-8-3 17:33:08 | 显示全部楼层
怎么可能是psrr的问题呢,要做成这么烂psrr也不容易
发表于 2016-8-18 16:03:24 | 显示全部楼层
请问怎么改善PSRR
发表于 2016-8-20 14:54:22 | 显示全部楼层
楼主的仿真结果有问题的,楼上的PSRR,一般看你什么结构了
如果是LDO,NMOS的PSRR要好一些
发表于 2016-8-21 16:45:39 | 显示全部楼层
20us的周期,需要加的RC有点大
发表于 2018-12-24 16:35:24 | 显示全部楼层
顶一个,多谢 ~!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 03:42 , Processed in 0.018972 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表