在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7836|回复: 6

[活动] [Zynq征文]Zynq器件存储控制器介绍(原创)

[复制链接]
发表于 2013-2-25 18:39:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

基于Zynq器件的嵌入式开发时,我们不可避免地需要规划设计使用什么样类型和多大地内存与FLASH,本文就ZYNQ器件的存储控制器作一个抛砖引玉的描述,以期大家对它有个基本了解,如有不当或需要补充之处欢迎大家发言指出。


Zynq器件主要包括三种类型的存储控制接口:

DDR控制器,主要特性如下:


·支持DDR3DDR2LPDDR2


·支持位宽为16比特或32比特,位宽为16比特时支持ECC


·使用多达73个PS专用引脚。


·模块支持:32比特位宽:4 x 8b, 2 x 16b, 1 x 32b


16比特位宽:2 x 8b, 1x 16b


·1.5v的DDR3最大速率支持到533 MHz(DDR1333)


·1.8v的DDR2最大速率支持到400 MHz(DDR800)


·1.2v的LPDDR2最大速率支持到400 MHz(DDR800)

·具有4个DDR控制端口,1个给PS专用,2个PL专用,1个外设/DMA/PL/PS共享。

·不支持DIMM

DDR控制器的框图如下:

M1.JPG



主要包括三部分:


·DDRController Interface (DDRI),负责各个端口的读写请求和仲裁。


·DDR Controller Core (DDRC)负责对读写交易进行调度和排队


·DDRController PHY (DDRP),物理层,直接和DDR3,DDR2,LPDDR2器件通信。


QuadSPI控制器,主要特性如下:


·100 MHz32-bit APB 3.0接口支持各种操作,如读,写,搽除等操作。


·100 MHz32-bit AXI读接口时地址线性映射。


·读操作时支持x1, x2 x4速度


·写操作时支持x1x4速度


·主模式下最大SPI时钟达到100MHz。


·带有252字节的FIFO以最大化QuadSPI读效率。


·支持最大容量为128Mb的QuadSPI器件。


·支持两个QuadSPI器件并行使用。

QuadSPI控制器是系统外设互连(IOP)的一部分,如下图示可以支持一到两个QSPI FLASH

M2.JPG



注意当使用一个QuadSPI器件时,只能使用QSPI0使用两个QuadSPI器件时,要保证器件是同样的(生产商和通信协议)。

QuadSPI控制器有两种基本的使用模式:I/O模式和线性地址模式。

I/O模式:控制器只负责收发数据,需要软件开发者熟悉FLASH器件的通信协议,软件用四个TXD寄存器来写数据和命令,从FLASH读回来的数据存储在一个接收寄存器。这种模式支持FLASH器件的所有操作,如读操作,写操作和搽除操作。

线性地址模式:这种模式消除了I/O模式需要软件开发者自行发出读写命令的开销,线性地址模式下由硬件发出对FLASH的读命令并控制数据流向AXI总线接口,控制器响应AXI总线接口的请求,这仿佛把FLASH当作ROM存储器来操作,开发者不用关心低层细节,这种模式常用于直接在FLASH上执行代码的情形。

QuadSPI控制器的框图如下:

M3.JPG




静态存储控制器(Static Memory Controller (SMC)),能支持NAND Flash, NORFlashSRAM

NANDFlash控制器主要特性如下:


·支持8比特或16比特的数据宽度。


·符合ONFI specification 1.0标准


·16-word的读和写FIFO


·8-word的命令FIFO


·可编程的I/O周期时序

·ECC功能

·异步存储器操作模式

Parallel SRAM/NOR控制器主要特性如下:


·8比特数据宽度,支持最大25个地址线。


·2个片选信号(24位地址模式)


·16-word的读和写FIFO


·8-word的命令FIFO


·可编程的I/O周期时序,两个片选信号可分别设置


·异步存储器操作模式

系统总线可以访问到静态存储控制器SMC,但SMC的控制寄存器只能提过APB接口访问,如下图示:

M4.JPG


注意使用SMC时可能占用比较多的MIO引脚,需要规划好防止引脚冲突。

静态存储控制器(SMC)的框图如下:

M5.JPG


最后给出Zynq器件的存储地址分配表:

M6.JPG

详细内容请参考XILINX官方文档UG585 (v1.2)
Zynq7000EPP Technical Reference Manual的第四章内容。
发表于 2013-2-26 09:35:04 | 显示全部楼层
学习学习。
发表于 2017-1-7 12:17:45 | 显示全部楼层
學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習學習
发表于 2017-1-9 15:44:16 | 显示全部楼层
nice,收藏了,很好
发表于 2017-1-9 17:34:28 | 显示全部楼层
在存储器件选型时,一定要了解SQPI PSRAM这样的器件。展讯的SC6250、RDA的8851、5981、MTK2523/2553可穿戴芯片,都使用了32/64Mb的PSRAM

当带宽合适时,应该优选选择QPI PSRAM。只要有Quad SPI接口,就可以使用,时钟速度可以达到133MHz,这样数据带宽就可以达到500Mbps,一般的语音、图像、GUI动画基本够用
发表于 2017-1-14 22:49:21 | 显示全部楼层
回复 1# wdzfd


   怎么实现PS部分从SPI加载程序啊
发表于 2020-6-15 12:41:36 | 显示全部楼层
学习学习~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 08:04 , Processed in 0.023805 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表