在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2738|回复: 2

[求助] CTS与timing check

[复制链接]
发表于 2012-11-5 22:50:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近遇到遇到一个很奇怪的问题,网表相同,SDC相同,只有做CTS的方法不同。如下图
新建位图图像.bmp
第一个MUX是gating结构,我将产生rx_clk_syncen这个是能信号的DFF(rx_clk_syncen_reg)的CK端设成了ignore pin。希望在CTS的时候不对这个DFF进行平衡。

SDC里面对第一个MUX之前的时钟定义为core_clk,对第二个MUX之后的时钟定义为generate_clock,名字是rx_clk_out.

然后再check timing的时候,没有ignore的情况下:后面的DFF是在core_clk的时钟域里。当我ignore之后,就认为是在rx_clk_out的时钟域里。

而且core_clk 和 rx_clk_out频率还不一样。

我一直觉得,CTS的过程本身不会影响到check timing的方法。求大神们帮忙看一下。
发表于 2012-11-5 23:49:08 | 显示全部楼层
什么工具?
 楼主| 发表于 2012-11-6 01:22:34 | 显示全部楼层
回复 2# 陈涛
找到原因了,和工具没关系,我们这边坐CTS的时候始终的名字弄错了,没做上树......

低级错误啊,浪费了整个一晚上的时间。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-24 18:57 , Processed in 0.019032 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表