在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4997|回复: 5

[求助] 求教关于使用altera DDR2 IP后Bank上的Vref管脚问题

[复制链接]
发表于 2012-5-3 11:15:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这几天一直调试altera的DDR2 IP,但怎么也不通,IP核的local_init_done信号一直为0,代码应该没问题,用的是IP自带的例子,后来测量硬件信号,发现DDR2 所在bank的Vref管脚上有1.67v电源输出,电路原设计是给这个vref管脚一个输入的0.9v的参考电压,我们把电源输出芯片的管脚抬起来,即不让其输出0.9V,这时量FPGA上的Vref管脚,有电压1.67v输出,我查了文档,文档上只说对于Vref管脚给0.9V输入,没有说要特别处理,同时Vref管脚也可以当普通IO用,是不是不配它就FPGA就默认为它为Bank的Vref管脚呢?还是默认作为普通IO?作为Vref管脚时有1.67v电压输出这正常吗? 谢谢!
发表于 2012-5-3 11:27:36 | 显示全部楼层
不是vref的问题,这个脚接0.9v就可以
找其他方面的问题
发表于 2013-6-20 21:07:10 | 显示全部楼层
我现在也遇到跟你一样的问题,请问你的问题解决了没,怎么解决 的呢
发表于 2013-11-1 10:16:49 | 显示全部楼层
我也碰到这个问题,请问怎么解决啊?谢啦!
发表于 2013-11-5 17:59:57 | 显示全部楼层
VREF就直接+0.9V的电压就可以了,不用做什么设置。
发表于 2013-11-5 21:28:41 | 显示全部楼层
如果能保证板上走线没有问题,那你好好研究一下IPcore设置的各项参数和ddr芯片用户手册上的参数是否都一致
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-20 01:52 , Processed in 0.308821 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表