在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: kulong168

[求助] FLASH时序问题求助陈老大

[复制链接]
发表于 2011-12-1 17:26:05 | 显示全部楼层
我做的smic18 chingis flash,

chingis 只是flash厂商,是在smic 做而已,
时序上有很多异步的path, 不用管的,
sdc里面很多false_path ,

tsmc是自己的flash还是别家的?

gsmc的是SST的,
 楼主| 发表于 2011-12-2 17:48:02 | 显示全部楼层
回复 11# icfbicfb
TSMC是自己的FLASH,
我纠结的是它的读操作时序,如下图
FLASH_RD.JPG

图片上半部分是FLASH的读时序
下面是我系统中产生的SE信号,按理说,在STA中,应该分析出SE有效至下一个时钟沿采样DOUT这条路径是否满足要求。
但由于FLASH lib的原因,
FLASH输入端全部被当做是路径的Endpiont。导致这条路径无法直接分析
很郁闷
发表于 2011-12-3 08:49:52 | 显示全部楼层
本帖最后由 icfbicfb 于 2011-12-3 08:51 编辑

flash输入端应该是做为 startpoint吧, 比如ADDR 这种,


你这个SE 是OE这种功能么, output enable,
 楼主| 发表于 2011-12-3 14:48:38 | 显示全部楼层
本帖最后由 kulong168 于 2011-12-3 14:50 编辑

回复 13# icfbicfb

SE是“Sense amplifier enable”
只有在读操作时才会用到这根信号
且这根信号是影响读时序的关键信号,只有在它有效以后,DOUT才会在制定时间输出

按照我的理解,FLASH的输入端应该是介于Startpoint和Endpoint之间的through点
发表于 2011-12-27 11:19:27 | 显示全部楼层
tsmc flash,
个人认为这个timing model作的对设计非常不友好,用起来要做很多额外的设置
发表于 2011-12-27 11:21:25 | 显示全部楼层
这个timing model更像是一个免责声明,而不是辅助用户设计的library
发表于 2013-8-7 21:07:20 | 显示全部楼层
好高深哦~~受教啦~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-25 23:23 , Processed in 0.019652 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表