在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4613|回复: 4

[求助] power MOS driver layout那方式會比較好

[复制链接]
发表于 2011-11-11 18:09:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
power driver layout那方式會比較好

一般是
a. finger
   最多人用的
b. finger + snake => 分段 turn -on

3. 井狀 waffer => 這個 有一說會降地 R_out

還有其他方法嗎 ?
以前看書畫過 階梯類
但是 cmos 好像多是用 finger ..不調 process  ..PWM driver 要如何縮小 ?? 因為是 cmos
不是 Bi-cmos 也沒法用 bipolar 來推 ..
发表于 2011-11-14 13:20:17 | 显示全部楼层
用曲栅结构吧,可以避免雪崩击穿。
 楼主| 发表于 2011-11-14 17:14:16 | 显示全部楼层
VGS 又不會打穿 gate oxide 那來 breakdown ?
我是指 40v power mos drive
vgs =40v  vds=40v process ..
40v 是 ok 的 .
发表于 2011-11-14 21:31:12 | 显示全部楼层
基本上都是finger的做法吧 尤其是HVCMOS,可以玩的花样比较少了
发表于 2012-6-24 21:14:13 | 显示全部楼层
同意樓上的說法 當使用HVMOS元件的確可以玩的花樣就是只有一種~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-17 03:54 , Processed in 0.024205 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表